플립플롭이란?
두 가지 안정된 상태를 가지는 1비트 기억소자를 말합니다.
0또는 1인데 쌍안정 bi-stable 상태를 말합니다. 출력이 0또는 1 안정된 상태를 말합니다. 그대로 유지하고 있으니 전원이 인가되었을 때 기억소자라고 부를 수 있습니다.
래치는 클록이 없기 때문에 입력이 바뀌면 바로 플롭이 바뀝니다.
클록이 있으면 플립플롭이라고 불립니다.
SR래치
SR 래치는 "Set-Reset 래치" 또는 "SR Latch"로 불리며, 디지털 회로에서 자주 사용되는 기본적인 플립플롭 장치 중 하나입니다. SR 래치는 두 개의 입력과 두 개의 출력으로 구성됩니다. 주로 상태 저장 장치로 사용되며, 현재 상태를 유지하거나 새로운 상태로 전환하는 기능을 가지고 있습니다.
구성 요소
SR 래치는 두 개의 NAND 게이트 또는 NOR 게이트를 교차 연결하여 구성됩니다. 각 게이트의 출력은 다른 게이트의 입력 중 하나로 연결됩니다.
입력과 출력
입력: S (Set), R (Reset)
출력: Q, Q' (Q의 보수)
동작 원리
Set (S) = 1, Reset (R) = 0: Q 출력은 1, Q' 출력은 0으로 설정됩니다. 래치가 "Set" 상태에 있습니다.
Set (S) = 0, Reset (R) = 1: Q 출력은 0, Q' 출력은 1로 설정됩니다. 래치가 "Reset" 상태에 있습니다.
Set (S) = 0, Reset (R) = 0: 이전 상태를 유지합니다. Q와 Q'는 변하지 않습니다.
Set (S) = 1, Reset (R) = 1: 이 상태는 허용되지 않으며, Q와 Q'가 동시에 1이 되는 불안정한 상태로, 일반적으로 사용하지 않습니다.
'IT 프로그래밍 > 논리회로' 카테고리의 다른 글
[논리회로] 동기 순서논리회로 (0) | 2024.06.14 |
---|---|
[논리회로] 정논리 부논리 (0) | 2024.04.07 |
[논리회로] NAND 게이트 NOR, XOR, XNOR 게이트 설명 (0) | 2024.04.07 |
[논리회로] 3상태 버퍼(3-STATE 버퍼) (0) | 2024.04.07 |
[논리회로] 패리티 비트(Parity Bit) (0) | 2024.04.07 |